Questões de Concurso
Sobre álgebra booleana e circuitos lógicos em engenharia eletrônica em engenharia eletrônica
Foram encontradas 507 questões

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.

O estado de operação de três chaves pode ser simulado pelo esquema ilustrado na figura acima. As designações A, B e C servem para indicar variáveis booleanas de entrada no circuito lógico, no qual o nível lógico 0 corresponde à chave fechada e o 1, à chave aberta. Com base nessas informações, julgue os itens seguintes.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas nas figuras I e II, como mostrado a seguir:
Considerando as informações e as figuras acima, julgue os itens que se seguem.
Considerando as informações e as figuras acima, julgue os itens que se seguem.
.

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Q0 em que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada for acionada (esta é ativada em nível baixo).
Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.
Com base nessas informações, julgue os itens a seguir.

O chip 74161 é um contador de 4 bits síncrono cujos pinos estão ilustrados na figura I acima. A palavra binária Q3 Q2 Q1 Q0 em que o subscrito 0 indica o bit menos significativo, representa o estado atual do contador. Essa palavra é incrementada uma vez a cada ciclo de relógio (CP) se e somente se as entradas ET e EP estiverem ativadas. A palavra binária A3 A2 A1 A0 será carregada no contador quando a entrada for acionada (esta é ativada em nível baixo).
Considere que a máquina de estados mostrada na figura II tenha sido corretamente implementada usando um chip 74161, da forma apresentada na figura III. No circuito da figura III, S2 S1 S0 representa o estado atual da máquina de estados e NC indica um pino não conectado.
Com base nessas informações, julgue os itens a seguir.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.

O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.
O sistema lógico mostrado na figura III acima é um somador de palavras de 3 bits, isto é, a palavra binária representa a soma das palavras binárias e , em que o subscrito 0 denota o bit menos significativo. Para executar esta tarefa de somador, o sistema na figura III é construído usando os sistemas

Considerando as informações e as figuras acima, julgue os itens que se seguem.

Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.
Os transistores de efeito de campo do tipo depleção possuem um canal formado, mesmo com tensão porta-fonte, Vpf, nula. Contudo, se o valor dessa tensão for variado, é possível variar a resistência desse canal e, consequentemente, a corrente elétrica dreno-fonte, Idf.
Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.
Alguns dos tipos de proteção interna nos componentes CMOS possuem proteção contra curto-circuito na saída e utilizam diodos polarizados reversamente.
Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.
Em relação aos componentes da família TTL, os da família CMOS apresentam a vantagem de serem completamente imunes a cargas estáticas. No entanto, os componentes CMOS são mais caros do que os componentes TTL equivalentes.
Famílias de circuitos lógicos têm características próprias quanto a complexidade de implementação, consumo de potência, frequência de operação, margem de ruído. Alguns desses tipos de famílias já se tornaram obsoletos ou passaram por evoluções e aperfeiçoamento. Com relação a esse assunto, julgue o próximo item.
A potência dissipada em um circuito da família CMOS — diretamente proporcional à tensão de alimentação desse
circuito — é independente da frequência de operação (ou
frequência de trabalho); por essa razão, apresenta significativa
vantagem em relação aos circuitos da família TTL.

A função booleana F = f(X,Y,W,Z) é dependente das variáveis lógicas X,Y, W e Z, segundo a tabela verdade mostrada acima.
A expressão mínima de F é

A equação booleana correspondente à representação pneumática da ilustração é

Dessa forma, o circuito que realiza a função lógica descrita no mapa é