Questões de Concurso
Foram encontradas 1.023 questões
Resolva questões gratuitamente!
Junte-se a mais de 4 milhões de concurseiros!
Assinale a alternativa que preenche, correta e respectivamente, as lacunas do trecho acima.
A seguir, são apresentadas quatro etapas do ciclo de execução de uma instrução:
I. A busca do código de operação na memória principal, localizado no endereço indicado pelo Ciclo de Instrução, e seu armazenamento no Registrador de Instrução.
II. A Unidade de Controle comanda a execução da instrução e, se necessário, processa os dados disponíveis nos registradores.
III. Caso a instrução exija, a Unidade de Controle busca o(s) dado(s) na memória e os armazena nos registradores. Esta fase se repete até que todos os dados necessários à execução sejam transferidos.
IV. O Decodificador de Instrução decodifica o código de operação contido no Registrador de Instrução.
A sequência correta dessas etapas, desde o início até a execução da instrução, é
Nesse contexto, analise as seguintes afirmações.
I. O barramento é o canal de comunicação responsável por interligar os componentes, viabilizando a troca de dados entre os diversos dispositivos. Ele pode ser utilizado para a transmissão de sinais de controle, instruções e dados.
II. O componente responsável por coordenar e gerenciar toda a atividade de um processador é a Unidade Lógica e Aritmética.
III. Os registradores são memórias de média velocidade e alta capacidade de armazenamento, porém seu uso é limitado devido ao alto custo.
Está correto o que se afirma em
Assinale a opção que apresenta um respectivamente um dispositivo de entrada de dados e um de saída.
Considerando o relato pelo usuário que seu computador institucional tem sido percebido lento, travando, desligando sozinho ou dando tela azul com muita frequência, pela TI deve ser realizada:
1) O padrão de soquetes LGA só começou a ser utilizado em larga escala no século XXI.
2) Para reduzir os problemas causados pela força de inserção e extração de CI’s com muitos pinos, foram produzidos os chamados soquetes PCB.
3) O tipo de soquete PGA é caracterizado por os pinos ficarem no soquete, não no processador.
4) Os soquetes LGA foram lançados pela Intel para o Pentium IV com núcleo Prescott.
Estão corretas, apenas,
Processadores modernos não utilizam barramentos de dados internos. Eles comunicam‑se diretamente com a memória e com outros componentes sem o uso de barramentos.
A largura do barramento de dados, geralmente medida em bits, determina quantos bits podem ser transferidos simultaneamente. Por exemplo, um barramento de 64 bits pode transferir 64 bits de dados de uma vez.
I Os registradores de um processador realizam operações lógicas, aritméticas e boolianas.
II A memória cache acelera as operações de gravação, permitindo que o processador grave diretamente no cache, deixando que o controlador se encarregue de fazer a gravação na memória posteriormente.
III Quanto menor for a quantidade de RAM, mais swap será usado e mais lento o sistema ficará.
IV O BIOS contém todo o software básico, armazenado no disco rígido, necessário para inicializar a placa-mãe do computador.
Estão certos apenas os itens
I. HD e SSD. II. Cache (L1, L2 e L3). III. Vídeo (GDDR3, GDDR4 e GDDR5).
Está correto o que se afirma em
I- Pode fornecer até 500 w de potência.
II- Dispositivos maiores como notebooks podem ser carregados rapidamente com esse tipo de cabo.
III- Utiliza conector reversível, ou seja, não importa qual lado você conecta o dispositivo, ele sempre encaixará de maneira correta.
IV- Capacidade de transmitir áudio e vídeo de alta qualidade.
É CORRETO o que se afirma em:
barramento PCI pode ser configurado como um barramento de 32 ou 64 bits. Estas são divididas em grupos funcionais. Associe cada grupo com suas respectivas particularidades.
I) Pinos do sistema
II) Pinos de endereços e de dados
III) Pinos de controle da interface
a) Incluem os pinos de clock e reset.
b) Incluem 32 linhas que são multiplexadas no tempo para endereços e dados. As outras linhas nesse grupo são usadas para interpretar e validar as linhas de sinal que carregam os endereços e dados.
c) Controlam a temporização de transações e oferecem coordenação entre iniciadores e destinos.
Embora exista uma grande variedade de implementações de barramento diferentes, existem poucos parâmetros ou elementos de projeto básicos que servem para classificar e diferenciar barramentos. As linhas de barramento podem ser separadas em dois tipos genéricos:
Dentro da hierarquia de barramento múltiplo de computadores, se muitos dispositivos estiverem conectados ao barramento, o desempenho será prejudicado. Existem três causas principais:
I) Quando o controle do barramento passa de um dispositivo para outro com frequência, os atrasos de propagação podem afetar visivelmente o desempenho.
II) À medida que a demanda de transferência de dados agregada se aproxima da capacidade do barramento. Como as taxas de dados geradas pelos dispositivos conectados estão crescendo rapidamente, essa é uma corrida que um barramento único por fim está destinado a perder.
III) Quando existe um barramento local que conecta o processador a um controlador de cache, que por sua vez, é conectado a um barramento do sistema que admite memória principal. O controlador de cache é integrado a uma ponte, ou dispositivo de armazenamento temporário (buffer), que se conecta ao barramento, o que afeta o desempenho.
São apresentadas situações prejudiciais ao desempenho do barramento verdadeiras em:
No escalonamento não preemptivo, depois que a CPU é alocada a um processo, o processo só é removido da CPU quando ele passa para o estado de espera ou quando