Questões de Concurso

Foram encontradas 1.814 questões

Resolva questões gratuitamente!

Junte-se a mais de 4 milhões de concurseiros!

Q2585075 Arquitetura de Computadores

O uso de ___________ visa obter velocidade de memória próxima das memórias mais rápidas que existem e, ao mesmo tempo, disponibilizar uma memória de grande capacidade ao preço de memórias semicondutoras mais baratas.


Analise e indique a alternativa que melhor preenche a lacuna no texto acima:

Alternativas
Q2585068 Arquitetura de Computadores

barramento PCI pode ser configurado como um barramento de 32 ou 64 bits. Estas são divididas em grupos funcionais. Associe cada grupo com suas respectivas particularidades.


I) Pinos do sistema

II) Pinos de endereços e de dados

III) Pinos de controle da interface


a) Incluem os pinos de clock e reset.

b) Incluem 32 linhas que são multiplexadas no tempo para endereços e dados. As outras linhas nesse grupo são usadas para interpretar e validar as linhas de sinal que carregam os endereços e dados.

c) Controlam a temporização de transações e oferecem coordenação entre iniciadores e destinos.

Alternativas
Q2585066 Arquitetura de Computadores

Embora exista uma grande variedade de implementações de barramento diferentes, existem poucos parâmetros ou elementos de projeto básicos que servem para classificar e diferenciar barramentos. As linhas de barramento podem ser separadas em dois tipos genéricos:

Alternativas
Q2585065 Arquitetura de Computadores

Dentro da hierarquia de barramento múltiplo de computadores, se muitos dispositivos estiverem conectados ao barramento, o desempenho será prejudicado. Existem três causas principais:


I) Quando o controle do barramento passa de um dispositivo para outro com frequência, os atrasos de propagação podem afetar visivelmente o desempenho.

II) À medida que a demanda de transferência de dados agregada se aproxima da capacidade do barramento. Como as taxas de dados geradas pelos dispositivos conectados estão crescendo rapidamente, essa é uma corrida que um barramento único por fim está destinado a perder.

III) Quando existe um barramento local que conecta o processador a um controlador de cache, que por sua vez, é conectado a um barramento do sistema que admite memória principal. O controlador de cache é integrado a uma ponte, ou dispositivo de armazenamento temporário (buffer), que se conecta ao barramento, o que afeta o desempenho.


São apresentadas situações prejudiciais ao desempenho do barramento verdadeiras em:

Alternativas
Q2554182 Arquitetura de Computadores
Sobre unidades de armazenamento, qual tipo de memória em disco de estado sólido (SSO) usa?
Alternativas
Respostas
11: C
12: B
13: E
14: B
15: D