Questões de Concurso Público Prefeitura de Patos de Minas - MG 2015 para Técnico em Manutenção de Computador

Foram encontradas 4 questões

Q1150603 Arquitetura de Computadores
Nos processadores Intel de sétima geração, ou Pentium IV, o pipeline é mais longo, ou seja, tem muito mais estágios do que o pipeline dos seus antecessores. A arquitetura do Pentium 4, de acordo com a Intel, provou ser ineficiente, em função do quesito aquecimento e consumo elétrico. Por este motivo a Intel resolveu, após o Pentium 4 e o Pentium, voltar a usar a arquitetura de sexta geração. Assim como nos processadores de sexta geração, o processador Pentium 4 passou por três revisões. Assinale a alternativa INCORRETA sobre nomenclatura dessas revisões.
Alternativas
Q1150609 Arquitetura de Computadores
O processador Pentium III passou por três revisões, cada uma identificada por um codinome. Um desses codinomes é o Coppermine, que tem processo de fabricação de 180 nm e funciona com soquete Slot 1 ou Soquete 370. Seu clock do Cache L2 é da ordem 1:1. Assinale a alternativa referente ao tamanho do Cache L2 dessa versão do Pentium III.
Alternativas
Q1150610 Arquitetura de Computadores

Os processadores Pentium III foram considerados como aprimoramento do Pentium II, em função da adição das instruções SSE (Streaming SIMD Extensions) e mais unidades de execução para o tratamento das mesmas. Sobre os processadores Pentium III, analise as afirmativas.

I. Introdução do recurso de número de série único, que gerou polêmica sobre invasão de privacidade e foi removido a partir da versão “Tualatin”.

II. Cache de memória L1 de 64 Kb dividido em dois, um de 32 Kb para instruções e um de 32 Kb para dados.

III. Barramento interno trabalhando a 133 MHz ou 166 MHz.

Está(ão) correta(s) apenas a(s) afirmativa(s)

Alternativas
Q1150611 Arquitetura de Computadores

Sobre os processadores Intel de sétima geração, Pentium 4, analise as afirmativas.

I. A arquitetura usada pelos processadores Intel de sétima geração é chamada Netburst.

II. Introdução das instruções SSE3 e, posteriormente, das instruções SSE4.

III. Remoção do Cache L1 de instruções e inclusão de um Cache de traço (“trace cache”).

IV. O barramento externo, também chamado barramento frontal ou FSB (Front‐Size Bus), agora opera transferindo dois dados por pulso de clock em vez de apenas um como era nos processadores anteriores.

Estão corretas apenas as afirmativas

Alternativas
Respostas
1: A
2: C
3: A
4: A