Questões da Prova CESPE - 2010 - ABIN - Oficial Técnico de Inteligência – Área de Engenharia Elétrica

Foram encontradas 3 questões

Resolva questões gratuitamente!

Junte-se a mais de 4 milhões de concurseiros!

Q184708 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

Em condições estáticas, isto é, sem chaveamento dos níveis de entrada, a máxima dissipação de potência ocorre quando ambas as entradas estiverem fixadas em 5 V.
Alternativas
Q184707 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

O circuito desempenha a função de porta NAND (complemento da porta lógica E) de duas entradas.
Alternativas
Q184706 Engenharia Eletrônica
Imagem 031.jpg

O circuito acima representa uma porta lógica digital
implementada com a tecnologia NMOS. Os transistores de
chaveamento (com entradas Imagem 032.jpg) são idênticos e do tipo
enriquecimento, mas o transistor de carga é do tipo depleção. As
tensões de limiar dos transistores de chaveamento e carga são 1 V
e !3 V, respectivamente. Para esse circuito, o nível lógico alto (1
digital) é definido como qualquer tensão analógica compreendida
entre 3,5 V e 5 V, e o nível lógico baixo (0 digital) corresponde às
tensões analógicas entre 0 e 1,8 V. Esse circuito apresenta duas
peculiaridades:

I se pelo menos um dos transistores de chaveamento operar com
entrada em 5 V, a tensão de saída Imagem 033.jpg não excederá 0,3 V;

II somente com ambas as entradas simultaneamente no nível
lógico baixo, a saída atinge o nível lógico alto.

Com base nessas informações, julgue os itens subsequentes.

Enquanto ambas as entradas Imagem 034.jpg estiverem fixadas no nível lógico baixo, é possível que haja dissipação apreciável de potência pelo circuito.
Alternativas
Respostas
1: C
2: E
3: C